목록2025/07/07 (2)
printf("ho_tari\n");

2025.07.07 순차회로와 FSM 조합회로 (Combinational Logic) - 값을 저장하지 못함 - 클럭을 사용하지 않음 - 입력의 변화가 출력에 바로 반영됨 - 예 : adders, multiplexers, decoders, encoders, gates 순차회로 (Sequential Logic) - 값을 저장하는 래치, 플립플롭, 레지스터, 메모리 등의 소자가 있어 상태를 저장 - 클럭을 사용하여 값을 저장 - 입력이 변화해도 주로 클럭의 에지에서 값이 반영됨 - 예 : counter, register, clock divider, FSM (Finite State Machine) 순차 회로의 종류FSM (한정된 상태를 갖는 머신) - Counter (계수기) - Clock divider (..

목적 Basys3 (100 MHz) FPGA 보드 위에 4자리 7-세그먼트(FND)를 장착한 디지털 인터페이스 구현 사용자 버튼 조작으로 3가지 동작 모드 전환IDLE (CIRCLE 회전) MINSEC_WATCH (분·초 시계) STOPWATCH (스톱워치) 입력 BTN[3:0] BTN[0]: 모드 전환(IDLE → WATCH → STOPWATCH → IDLE) BTN[1]: 스톱워치 시작/정지 토글 BTN[2]: 스톱워치 초기화 BTN[3]: IDLE 모드 시 회전 속도 변경 RESET: 모든 모드에서 IDLE로 복귀 출력 FND[3:0] + SEG[6:0] 4자리 7-세그먼트 디스플레이 https://github.com/SE0NGH0/AI_Verilog_HDL/tree/main/05.minsec..